Path: EDNTaiwan電子技術設計 >> 設計實例 >> IC/電路板/系統設計 >> 可抑制60-Hz干擾的濾波器
IC/電路板/系統設計 Share print

可抑制60-Hz干擾的濾波器

2013年06月01日  | Adolfo A Garcia

Share this page with your friends

圖1 中的電路可過濾來自低頻及低電平訊號的60-Hz干擾。該濾波器展示出了40-dB的抑制能力(Q=0.75),及從單面5V供應源牽引(draw)最大為95uA的電流。

圖 1
圖1 陷波濾波器可抑制低頻60 Hz之干擾。



電阻R 1 、R 2 及 R 3 及電容C 1 、 C 2 、及 C 3 構成一經典的雙T(twin-T)區段,而IC 1 及IC 2 則提供了本地及全域的回饋。該主動濾波器的頻率選擇性及抑制性能對雙T區段中的電容及電阻之相對匹配很敏感。表1指出,抑制性能及Q是RQ值的一個涵數。

表 1



R 4 、R 5 、C 4 、 及IC 3 構成了一阻抗很低的參考源,以便將IC 1 雙T區段偏壓至電源電壓的一半。

為了配置該濾波器可在60 Hz運作,選擇一個Q,該Q可提供足夠的抑制性能,而不會有所需低頻訊號的過度損耗,該訊號可能與該濾波器的陷波頻率接近。R Q 的值可以下列方程式表示:

R Q =(4Q-2)R 7 .

輸出放大器的增益只是傳統非反相放大器的增益:

A=1+(R Q /R 7 )=4Q-1

而在陷波頻率之上與之下的帶拒濾波器(band-reject filter)之整體增益可以下列方程式表示:

V OUT /V IN =2A/(1+A)

如果需要額外的抑制能力,將濾波器區段級聯(cascade)。請牢記著,可能要修改電路,以解釋出規頻帶增益的倍增。(本文原先刊載於1991年12月19日出版的EDN雜誌。




想要免費接收更多的技術設計資訊嗎?

馬上訂閱《電子技術設計》郵件速遞,透過郵箱輕鬆接收最新的設計理念和產品新聞。

為確保您的資訊安全,請輸入右方顯示的代碼.

啟動您的訂閱申請

我們已給您的註冊郵箱發送了確認信,請點擊信中的連結啟動您的訂閱申請。

這將有助於我們很好地保護您的個人隱私同時確保您能成功接收郵件。


添加新評論
遊客 (您目前以遊客身份發表,請 登入 | 註冊)
*驗證碼:

新聞 | 產品 | 設計實例